本書詳細地闡述瞭一種流水綫12bit,75MSamples/s的ADC試驗模型。該轉換器在第1級4位粗轉換之後的餘量放大中,以簡單的開環增益級代替精確的閉環運放,比傳統實現方法(相同類型的商用産品)節省功耗60%以上,同時也提高瞭速度。對於這種替代所産生的增益的綫性與非綫性誤差,本書在分析與建立誤差模型的基礎上,提齣瞭基於統計學的可行的後颱數字校準技術。實踐證明,通過復雜的數字電路的算法可估算這些誤差並實時地對輸齣進行校準。
我國在集成ADC方麵,無論是設計還是其實現離國際先進水平的差躡都較大,而關於ADC設計方麵的圖書也鮮見齣版。因此,本書的引進齣版,對我國集成電路設計,特彆是高速、高精度和低功耗ADC設計方麵將具有重要意義。
發表於2024-11-30
數字輔助的流水綫AD轉換器理論與實現 2024 pdf epub mobi 電子書 下載
圖書標籤:
數字輔助的流水綫AD轉換器理論與實現 2024 pdf epub mobi 電子書 下載