发表于2024-12-25
Advanced Digital Design with the Verilog HDL (2nd Edition) 2024 pdf epub mobi 电子书
图书标签: Verilog verilog
Advanced Digital Design with the Verilog HDL, 2e, is ideal for an advanced course in digital design for seniors and first-year graduate students in electrical engineering, computer engineering, and computer science. This book builds on the student's background from a first course in logic design and focuses on developing, verifying, and synthesizing designs of digital circuits. The Verilog language is introduced in an integrated, but selective manner, only as needed to support design examples (includes appendices for additional language details). It addresses the design of several important circuits used in computer systems, digital signal processing, image processing, and other applications.
第一版又是在大四暑假读过一半,但第二版又买来晾在书架上很久了。。。经典是经典,他不光交语言,而是从基本的数字电路设计,asm图,状态机的设计入手,深刻
评分第一版又是在大四暑假读过一半,但第二版又买来晾在书架上很久了。。。经典是经典,他不光交语言,而是从基本的数字电路设计,asm图,状态机的设计入手,深刻
评分作者对于同步机制的理解是错误的,最典型的异步FIFO,低频采高频地址居然使用脉冲同步方式,而后者是针对高位有效的单比特脉冲同步,地址信号并不是仅高位有效的,这样同步将会导致地址错误。(注:国内翻译版本这部分代码缺失,特地找的英文版确认)我实在是很想不通为什么所谓的国外经典教材会有这种错误?!顺带说一句国内的翻译版本更是一坨屎。
评分作者对于同步机制的理解是错误的,最典型的异步FIFO,低频采高频地址居然使用脉冲同步方式,而后者是针对高位有效的单比特脉冲同步,地址信号并不是仅高位有效的,这样同步将会导致地址错误。(注:国内翻译版本这部分代码缺失,特地找的英文版确认)我实在是很想不通为什么所谓的国外经典教材会有这种错误?!顺带说一句国内的翻译版本更是一坨屎。
评分作者对于同步机制的理解是错误的,最典型的异步FIFO,低频采高频地址居然使用脉冲同步方式,而后者是针对高位有效的单比特脉冲同步,地址信号并不是仅高位有效的,这样同步将会导致地址错误。(注:国内翻译版本这部分代码缺失,特地找的英文版确认)我实在是很想不通为什么所谓的国外经典教材会有这种错误?!顺带说一句国内的翻译版本更是一坨屎。
Advanced Digital Design with the Verilog HDL (2nd Edition) 2024 pdf epub mobi 电子书